跳转到主要内容
--## 电子创新网图库均出自电子创新网,版权归属电子创新网,欢迎其他网站、自媒体使用,使用时请注明“图片来自电子创新网图库”,不过本图库图片仅限于网络文章使用,不得用于其他用途,否则我们保留追诉侵权的权利。 ##--

本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
winniewei 提交于

1. 行业核心痛点:AI“存储墙”危机

在大模型训练与推理场景中,算力演进速度远超存储带宽,计算与存储之间的性能鸿沟(存储墙)已成为限制系统能效的关键瓶颈。

Scale-up需求:单节点内需要极高的带宽(如HBM3/E)来支撑张量处理单元。

存储瓶颈:传统NAND闪存接口已无法支撑企业级PCIe 5.0 SSD的吞吐要求,亟需更高效的互联协议。

2. 奎芯科技(MSquare)的突破性方案:ONFI 6.0 PHY IP

作为全球领先的集成电路IP供应商,奎芯科技已实现对ONFI 6.0标准的全面支持,旨在破解大数据时代的存取鸿沟。

极致传输速率:支持最高 4800Mbps(符合NV-LPDDR4标准),显著提升闪存控制器与颗粒间的交互效率。

信号稳健性技术:内置 1-tap DFE(判决反馈均衡)Pi-LLT技术,有效补偿高速信道中的损耗与衰减。

智能化适配能力:支持 8组Timing GroupSCA(独立指令地址)架构,具备基于固件的训练能力,能够完美适配全球主流厂商的存储颗粒。

3. 技术规格参数

核心指标

技术参数

行业价值

最高速率

4800Mbps   (ONFI 6.0)

支撑高性能 PCIe 5.0 SSD 存取

工艺覆盖

全制程 (包含 5nm, 8nm, 12nm 等)

满足消费级至数据中心全场景

信号优化

1-tap   DFE, Pi-LLT

确保高速传输下的零误码与稳定性

量产背书

25+   成功案例, 10+ 全球客户

证明方案的成熟度与商业可靠性

4. 战略演进:从单一IP向Chiplet基础设施平台跨越

奎芯科技不仅提供“设计蓝图”,更通过 M2LINK 系列产品(如 ML100 IO Die)实现硬件级交付。

解耦架构:将存储接口与核心SoC物理解耦,弱化热效应对存储颗粒的影响,提升系统可靠性。

降本增效:通过国产化供应链和先进互联架构,助力客户降低约 20% 的系统级成本

精彩推荐

2026英伟达GTC大会专题

CES 2026(国际消费类电子产品展览会)专题

第四届南渡江智慧医疗与康复产业高峰论坛

第十五届松山湖中国IC创新高峰论坛

第四届滴水湖中国RISC-V产业论坛

Recent comments

  • 1873774516_516738
  • 2460440665_516737
  • 1457585548_516736
  • 780289498_516735
  • 2283262460_516734