跳转到主要内容
--## 电子创新网图库均出自电子创新网,版权归属电子创新网,欢迎其他网站、自媒体使用,使用时请注明“图片来自电子创新网图库”,不过本图库图片仅限于网络文章使用,不得用于其他用途,否则我们保留追诉侵权的权利。 ##--

本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不应无偿使用,请及时通过电子邮件或电话通知我们,以迅速采取适当措施,避免给双方造成不必要的经济损失。
judy 提交于

本文要点:

  • 集成电路布线要点概述

  • 复杂集成电路的布线技巧

  • 助力顺利完成布线的各种工具

早期的布线工作相对简单,设计人员依赖基础自动布线器或通过手动方式完成电路布线。然而,如今的器件趋于微型化、复杂化,单个集成电路(IC)的输入输出端口不断增加,互连程度也越来越高。随着集成电路器件密度的增加,布线任务变得更具挑战性。这一挑战不仅存在于单个集成电路,也同样摆在电路板设计人员面前。I/O 数量的增加导致引脚数量增多,而这些引脚通常距离较近,进一步加大了布线难度。

换言之,从 PCB 上的 IC 层面到 IC 集成电路内部层面,电路布线的任务已然发生了变化。本文将详细探讨从集成电路内部到 PCB 上集成电路之间各层面的电路布线。

电路布线较为复杂,其成功需要多种工具的协同配合

电路布线任务

无论是集成电路布线还是 PCB 布线,其基本结构是相同的。在电子设计自动化(EDA)软件或 PCB 软件中,各器件或系统以多边形表示。这些多边形拥有关联网络,用于描述需要与之连接的其他多边形。在布线过程中,所有属于同一网络的器件通过各自的终端实现互连。同时,整个布线流程必须遵守特定的设计和时序规则,以确保电路功能正确。

集成电路内部布线

集成电路(IC)的开发流程复杂且周期较长。在本文中,我们仅对其布线阶段进行基本概述。

在集成电路开发过程中,布局布线阶段通常涉及原理图、硬件描述语言(Hardware Description Language,HDL)文件或预布线单元。完成布线后,集成电路布局将被转换为 GDSII 或 OASIS 文件格式的“掩模文件”,用于后续的集成电路制造流程。

在为集成电路布线时,需监测晶体管功耗区域、互连电阻和互连电流密度等具体参数。与 PCB 上尺寸较大的分立元件不同,集成电路内部器件尺寸较小,若这些参数控制不当,将对器件性能产生影响。

需特别注意子模块的布局,因为其位置关系到运行速度、噪声器件对敏感器件的干扰、与集成电路外部的连接以及发热特性。

最后,除需防范静电放电对较小器件的影响外,还需注意其他现象,如金属互连中的电迁移(导体中离子迁移引发的材料输运)。

PCB 上集成电路的进线出线

随着对更高计算能力的需求不断增长,集成电路日趋复杂,引脚数量持续增加。而随着引脚数量的增加,供应商会缩小引脚间距,这给 PCB 上集成电路芯片的布线带来了更大挑战。

BGA 芯片

BGA 有多种不同的布线方法,基本方法包括采用对角布线逃逸模式和组织信号路径。在引脚附近放置去耦电容以降低电感,并考虑采用微孔设计。

DDR 布线

双倍数据速率(DDR)内存也需要遵循特定的布线规则,方可正常运行。匹配走线长度并采用特定的布线模式和方法(如 T 型拓扑和 Fly-by 布线),可获得良好效果。

医疗物联网设备

医疗物联网设备是不断发展的技术领域,尤其是医疗设备集成电路。因此,在电路板布线过程中,应采用包含隔离子电路的设计,以最大限度地减少线路修改。在走线方面,使敏感走线远离噪声源是极为重要的环节。换句话说,要以保障最佳信号完整性的方式布线。

柔性电路

柔性电路的布线面临若干挑战,设计人员需特别注意弯曲区域的布线。导线应穿过与弯曲线垂直的区域。将过孔和引脚放置在远离弯曲区域的位置,防止孔位损坏。尽量减少弯曲区域周围的层数,以此降低刚度;此外,还应采用交错布线方式。

实现信号完整性与连接的 PCB 布线技巧

在完成从集成电路引脚引出的走线之后,应尽最大努力确保信号质量。多种现象会导致信号质量下降,具体包括:

电磁耦合(串扰)

若两条走线的间距过小,会发生信号耦合现象,导致信号质量下降。串扰程度与走线长度密切相关。串扰可能发生在同一层的平行走线之间,也可能发生在不同层的走线之间(即宽边耦合)。

开关噪声(地弹)

如果电路板上存在大量频繁开关的集成电路,信号在切换至低电平时可能无法完全返回到地。根据“低电平”信号的值,器件可能会将低电平信号误读作高电平信号,进而导致电路功能异常。

电磁干扰

许多高频信号都会产生电磁辐射,包括布线不当导致的走线和过孔 stub。此外,返回信号路径应位于相邻参考平面上,并以尽可能短的路径返回信号源,以最大限度地减少 EMI 泄漏。

阻抗失配

传输线或差分对中可能出现阻抗失配,进而影响完整性。为解决这一问题,需采用特定宽度、间距和配置的阻抗受控走线。也可使用 PCB 编辑器的走线调整参数。

布线功能和其他技术

在 PCB 布线过程中,可利用各种高级技术。以下功能可能是解决电路布线难题的关键:

扇出布线(引出布线)是一种自动布线功能,可从多引脚集成电路引出走线并连接至过孔,是 BGA 封装的理想之选!

推挤布线功能可抓取线段并将其拖动至任何所需位置,有助整理走线。过孔和其他设计元素会自动避让。

总线布线功能支持以组为单位进行走线布线,如其名称所示,非常适合总线布线。

走线调整是应对设计规则的重要工具,可将走线设为给定阻抗值所需的长度。

整理布线功能可简化并整理电路板上的布线,去除冗余线段。此外,还可为过孔添加泪滴,有助提高柔性电路板的完整性。

高级 PCB 编辑器的强大功能

如今,PCB 设计人员可选择多种工具来辅助电路布线并保持最佳实践。借助 Cadence Allegro X 的 PCB 规则管理系统,设计人员可以为网络、器件、高速走线和传播延迟设置设计规则。这对于复杂高速电路布线至关重要,因为这类电路可能具有多种不同的规则系统、阻抗受控走线和复杂的集成电路。

文章来源:Cadence

精彩推荐

2026英伟达GTC大会专题

CES 2026(国际消费类电子产品展览会)专题

第四届南渡江智慧医疗与康复产业高峰论坛

第十五届松山湖中国IC创新高峰论坛

第四届滴水湖中国RISC-V产业论坛

Recent comments

  • 1873774516_516738
  • 2460440665_516737
  • 1457585548_516736
  • 780289498_516735
  • 2283262460_516734