数字信号处理
FPGA 的数字信号处理:重写 FIR 逻辑以满足时序要求
今天的文章让我们来看看当设计不能满足时序要求时如何分析并解决它
FPGA 的数字信号处理:Verilog 实现简单的 FIR 滤波器
该项目介绍了如何使用 Verilog 实现具有预生成系数的简单 FIR 滤波器。
数字信号处理(四)CIC IP核滤波器详解(一)
从本文开始,我们详细介绍Xilinx CIC IP核滤波器相关知识,包括CIC IP核提供的特性
数字信号处理(三):Xilinx FFT IP核详解(三)
我们在利用FFT IP核进行FPGA设计时,需要理解FFT相关的操作理论,比如FFT蝶形运算带来的位宽扩展
数字信号处理(二):Xilinx FFT IP核详解(一)
Xilinx LogiCORE IP快速傅立叶变换核实现了Cooley-Tukey-FFT算法,这是计算离散傅立叶变换(DFT)的有效方法
数字信号处理(一):Xilinx Vivado DDS IP核设计实例
本文我们通过例化Xilinx公司的DDS IP核来产生混频器本振输入频率,并给出Modelsim仿真测试结果。
FPGA中截位导致的直流分量如何去除?
在用FPGA做算法时,由于FPGA中一般都是使用定点数据,因此经常需要移位操作。比如一个16bit的信号经过滤波器后,由于滤波器的增益,输出结果肯定不是16bit,如果我们想保持输入输出的位宽是一致的,那就必须要进行移位。
Vivado DDS IP配置与仿真(1)正弦、余弦信号发生器
本次使用Vivado调用DDS的IP进行仿真,并尝试多种配置方式的区别,设计单通道信号发生器(固定频率)、Verilog查表法实现DDS、AM调制解调、DSB调制解调、可编程控制的信号发生器(调频调相)。