第二代 AMD Kintex UltraScale+ FPGA 疾速性能,脱颖而出 judy / 周六, 28 二月 2026 - 09:34 第二代 Kintex UltraScale+ FPGA 采用先进连接技术,具有兼容更高带宽的全新存储器接口,同时内置增强的安全功能,可助力打造性能出色且稳定的强大平台 阅读更多 关于 第二代 AMD Kintex UltraScale+ FPGA 疾速性能,脱颖而出登录或注册以发表评论
AMD公布2025年第四季度及年度财报 judy / 周一, 9 二月 2026 - 15:57 2025年第四季度营业额达到创纪录的103亿美元,毛利率为54%,经营收入18亿美元,净收入15亿美元,摊薄后每股收益为0.92美元。 阅读更多 关于 AMD公布2025年第四季度及年度财报登录或注册以发表评论
AMD 推出第二代 Kintex UltraScale+ 中端 FPGA,助力智能高性能系统 judy / 周四, 5 二月 2026 - 11:52 新款 FPGA 可为下一代医疗、工业、测试与测量以及广播系统提供高带宽、实时性能与广泛连接。 阅读更多 关于 AMD 推出第二代 Kintex UltraScale+ 中端 FPGA,助力智能高性能系统登录或注册以发表评论
借助 AMD Value Package (AVP),加速提升生产力 judy / 周五, 30 一月 2026 - 17:08 AVP 具备出色的可扩展性与灵活性,可随着团队需求发展而不断扩展,让您无需在资源管理上投入过多精力,而将重心放在打造新一代产品上。 阅读更多 关于 借助 AMD Value Package (AVP),加速提升生产力登录或注册以发表评论
基于Vitis Model Composer进行AIE开发 judy / 周三, 31 十二月 2025 - 13:48 基于Vitis Model Composer进行AI Engine(AIE)开发,核心优势体现在AIE专属优化、开发流程简化、灵活的适配性、高效验证及量产适配等方面 阅读更多 关于 基于Vitis Model Composer进行AIE开发登录或注册以发表评论
Vitis AI 5.1 NPU多实例支持 judy / 周二, 30 十二月 2025 - 15:23 本文阐述了如何构建包含多个NPU IP实例的VEK280参考设计,及如何用vart_ml_demo和x_plus_ml_app应用程序执行多个模型。 阅读更多 关于 Vitis AI 5.1 NPU多实例支持登录或注册以发表评论
AMD EPYC(霄龙)处理器助力电信和网络行业发展 judy / 周二, 30 十二月 2025 - 11:08 AMD EPYC(霄龙)处理器拥有出色的能效与性价比,可助力电信和网络行业发展。 阅读更多 关于 AMD EPYC(霄龙)处理器助力电信和网络行业发展登录或注册以发表评论
锁存器中的时间借用 judy / 周五, 26 十二月 2025 - 09:55 对于基于锁存器的设计,静态时序分析会应用一个称为时间借用的概念。本篇博文解释了时间借用的概念,若您的设计中包含锁存器且时序报告中存在时间借用,即可适用此概念。 阅读更多 关于 锁存器中的时间借用登录或注册以发表评论
SEM IP健康状态检查 judy / 周四, 25 十二月 2025 - 14:38 SEM IP是一个非常‘安静’的IP。构建的时候,它的逻辑就是独立于用户系统设计的,并用区域约束做了一定的分割。对于它唯一的时钟信号,我们也是建议越独立越好。 阅读更多 关于 SEM IP健康状态检查登录或注册以发表评论
下载全新 AMD Vivado Design Suite 2025.2 版 judy / 周三, 24 十二月 2025 - 14:44 AMD Vivado Design Suite 2025.2 版现已推出,不仅支持量产级第二代 Versal AI Edge 系列和第二代 Prime 系列自适应 SoC,还提升了 QoR 以及 Versal 设计的 RTL 灵活性 阅读更多 关于 下载全新 AMD Vivado Design Suite 2025.2 版登录或注册以发表评论