Versal DDRMC 如何使用Micron仿真模型进行仿真 judy / 周二, 17 十二月 2024 - 10:55 Versal器件上DDR4硬核控制器DDRMC跑仿真时,按照IP的默认设置,在IP wizard中使能了“Internal Responder” 阅读更多 关于 Versal DDRMC 如何使用Micron仿真模型进行仿真登录 发表评论
AMD 成本优化型产品,创新架构成就卓越设计 judy / 周三, 11 十二月 2024 - 09:31 该系列器件采用先进互连架构,搭配出色外设以及高质量散热封装,为您的成本敏感型应用带来卓越性能。选择适合您当前和未来需求的器件。 阅读更多 关于 AMD 成本优化型产品,创新架构成就卓越设计登录 发表评论
借助第二代 AMD VERSAL 实现先进医疗成像 judy / 周三, 4 十二月 2024 - 09:33 第二代 Versal™ 自适应 SoC 配备的处理系统可提供比前代至高多出 10 倍的标量算力性能,同时支持 DDR5 内存 阅读更多 关于 借助第二代 AMD VERSAL 实现先进医疗成像登录 发表评论
CPM PCIE做RC时如何完成对复位信号的控制 judy / 周五, 29 十一月 2024 - 16:55 本篇文章通过举例来说明,用户如何根据自己的硬件电路设计来实现对EP端复位的控制 阅读更多 关于 CPM PCIE做RC时如何完成对复位信号的控制登录 发表评论
如何在同一块开发板上测试GT远端环回 judy / 周四, 28 十一月 2024 - 15:34 环回(loopback)是GT的一种特殊配置模式。可以把发送端的数据直通过自身PMA层或对方器件(不加进一步处理)后再转回给发送器件的接收端 阅读更多 关于 如何在同一块开发板上测试GT远端环回登录 发表评论
利用 P4 与 Vivado 工具简化数据包处理设计 judy / 周三, 27 十一月 2024 - 09:53 本白皮书概述了使用 VNP4 进行设计的优点。 阅读更多 关于 利用 P4 与 Vivado 工具简化数据包处理设计登录 发表评论
AMD Vitis™ Unified Software Platform 2024.2 现已推出! judy / 周二, 26 十一月 2024 - 14:42 全新 AMD Vitis™ Unified Software Platform 2024.2 版本推出。系统架构师和开发人员可以借助新版本进一步提升其设计开发流程,同时提高整体系统性能 阅读更多 关于 AMD Vitis™ Unified Software Platform 2024.2 现已推出!登录 发表评论
VCK190 Versal CPM QDMA EP Design 使用Set_Up_Debug示例 judy / 周五, 22 十一月 2024 - 16:52 Versal CPM QDMA EP Design 默认状态下的Setup Debug流程及debug core 时钟,以Vivado 2024.1为例 阅读更多 关于 VCK190 Versal CPM QDMA EP Design 使用Set_Up_Debug示例登录 发表评论
AMD Vivado™ Design Suite 2024.2 现已推出! judy / 周五, 22 十一月 2024 - 09:38 AMD Vivado™ Design Suite 2024.2 全新推出,使用 AMD Versal™ Adaptive SoC 进行设计的重大改进 阅读更多 关于 AMD Vivado™ Design Suite 2024.2 现已推出!登录 发表评论
AMD 助力支持可扩展、实时 AI,加速 SICK 智能传感器解决方案 judy / 周三, 20 十一月 2024 - 11:57 SICK 机器视觉解决方案是将 AI 部署到边缘端的全面集成系统。其客户需要能够在不打破功耗或空间限制的情况下提供高性能技术 阅读更多 关于 AMD 助力支持可扩展、实时 AI,加速 SICK 智能传感器解决方案登录 发表评论