FPGA实践教程(八)PS与PL共享DDR 由 judy 提交于 周三, 20 三月 2019 - 09:12 很多时候需要PS与PL共享DDR作为global memory,例如卷积之中,PS将weight in与feature写入DDR,然后PL调用DDR进行运算,再将结果写入DDR进行下一次迭代。 阅读更多 关于 FPGA实践教程(八)PS与PL共享DDR登录或注册以发表评论
FPGA实践教程(七)运用IPcore调用DDR 由 judy 提交于 周五, 15 三月 2019 - 10:35 目的:直接运用IPcore调用DDR 阅读更多 关于 FPGA实践教程(七)运用IPcore调用DDR登录或注册以发表评论
DDR 三种频率解析 cathy / 周四, 3 一月 2019 - 11:32 通常大家所说的DDR-400、DDR2-800、DDR3-1600等,其实并非是内存的真正频率,而是业界约定俗成的等效频率,这些DDR1/2/3内存相当于老牌SDR内存运行在400MHz、800MHz、1600MHz时的带宽,因此频率看上去很夸张,其实真正的内核频率都只有200MHz而已! 内存有三种不同的频率指标,它们分别是核心频率、时钟频率和有效数据传输频率。 阅读更多 关于 DDR 三种频率解析登录或注册以发表评论
【视频】电源设计小贴士 41:DDR 内存电源 cathy / 周一, 23 七月 2018 - 09:20 本视频我们将讨论如何为双数据速率存储器即 DDR 存储器供电。 阅读更多 关于 【视频】电源设计小贴士 41:DDR 内存电源登录或注册以发表评论
看完此文秒懂DDR硬件设计 cathy / 周四, 12 七月 2018 - 11:28 DDR硬件设计要点 1、电源 DDR的电源可以分为三类: a、主电源VDD和VDDQ,主电源的要求是VDDQ=VDD,VDDQ是给IO buffer供电的电源,VDD是给但是一般的使用中都是把VDDQ和VDD合成一个电源使用。 阅读更多 关于 看完此文秒懂DDR硬件设计登录或注册以发表评论
控制DDR线长匹配来保证时序,在PCB设计时应该这么做! cathy / 周五, 9 二月 2018 - 13:44 布线在设计中占有举足轻重的地位,设计成功的关键就是要保证系统有充足的时序裕量。要保证系统的时序,线长匹配又是一个重要的环节。我们来回顾一下,布线,线长匹配的基本原则是:地址,控制/命令信号与时钟做等长。数据信号与DQS做等长。为啥要做等长?大家会说是要让同组信号同时到达接收端,好让接收芯片能够同时处理这些信号。 阅读更多 关于 控制DDR线长匹配来保证时序,在PCB设计时应该这么做! 登录或注册以发表评论
【下载】[PIC32 系列参考手册]DDR SDRAM 控制器 judy / 周二, 16 一月 2018 - 10:20 DDR 同步动态随机存取存储器 (Synchronous Dynamic Random Access Memory, SDRAM)控制器使用双倍数据速率(Dual Data Rate,DDR)版本 2 协议,并遵从 JEDEC 标准 JESD79-2F(2009 年 11 月)的电气接口来实现对外部存储器总线接口的控制。 阅读更多 关于 【下载】[PIC32 系列参考手册]DDR SDRAM 控制器登录或注册以发表评论
DDR SDRAM 控制器手册指南 cathy / 周二, 12 十二月 2017 - 10:30 DDR 同步动态随机存取存储器 (Synchronous Dynamic Random Access Memory, SDRAM)控制器使用双倍数据速率(Dual Data Rate,DDR)版本 2 协议,并遵从 JEDEC 标准 JESD79-2F(2009 年 11 月)的电气接口来实现对外部存储器总线接口的控制。 阅读更多 关于 DDR SDRAM 控制器手册指南登录或注册以发表评论
并行通信源同步方式介绍 judy / 周五, 8 十二月 2017 - 16:12 我们都知道源同步方式的典型代表是DDRx信号,下面就来介绍源同步方式是怎样改善系统同步的先天不足的。 源同步要解决的第一个问题是减少在芯片之间传输数据所需的I/O引脚数量。这通过将芯片#1的输出处的n位数据复用到k位互连(k 阅读更多 关于 并行通信源同步方式介绍登录或注册以发表评论
DDR布线举足轻重,一文看懂背后的大学问 judy / 周四, 31 八月 2017 - 16:31 DDR布线在PCB设计中占有举足轻重的地位,设计成功的关键就是要保证系统有充足的时序裕量。要保证系统的时序,线长匹配又是一个重要的环节。我们来回顾一下,DDR布线,线长匹配的基本原则是:地址,控制/命令信号与时钟做等长。数据信号与DQS做等长。为啥要做等长?大家会说是要让同组信号同时到达接收端,好让接收芯片能够同时处理这些信号。 阅读更多 关于 DDR布线举足轻重,一文看懂背后的大学问登录或注册以发表评论