从算法到部署:Enclustra如何用DSP+FPGA/SoC专长,实现功耗与成本双优化? judy / 周五, 27 二月 2026 - 09:26 我们将与您深入探讨各类实现方案(滤波架构、数值格式等)及其权衡取舍,确保所有决策均有充分依据,避免项目后期出现遗憾。 阅读更多 关于 从算法到部署:Enclustra如何用DSP+FPGA/SoC专长,实现功耗与成本双优化?登录或注册以发表评论
智多晶DSP IP介绍 judy / 周四, 26 二月 2026 - 09:46 在现代异构计算架构中,FPGA的可编程逻辑阵列以其高度灵活性著称。但仅靠查找表(LUT)和触发器构成的标准逻辑单元处理复杂算法时 阅读更多 关于 智多晶DSP IP介绍登录或注册以发表评论
易灵思FPGA DSP源语使用方法 judy / 周三, 3 十二月 2025 - 15:56 本文将重点解析易灵思 FPGA 中的 DSP 原语结构、功能特性及其在实际设计中的使用方法,帮助读者理解如何借助这些硬件资源构建高效的信号处理系统。 阅读更多 关于 易灵思FPGA DSP源语使用方法登录或注册以发表评论
采用 AMD Versal 自适应 SoC 加速 DSP 工作负载 judy / 周三, 13 八月 2025 - 09:50 全面加速要求苛刻的高性能 DSP 应用,从容应对新一代 DSP 工作负载。 阅读更多 关于 采用 AMD Versal 自适应 SoC 加速 DSP 工作负载登录或注册以发表评论
AMD Vitis™ 统一软件平台 2025.1 现已推出 judy / 周五, 20 六月 2025 - 09:54 全新 AMD Vitis™ 统一软件平台 2025.1 版正式上线!此最新版本为使用 AMD Versal™ AI 引擎的高性能 DSP 应用提供了改进后的设计环境。 阅读更多 关于 AMD Vitis™ 统一软件平台 2025.1 现已推出登录或注册以发表评论
利用 LSB 纠正技巧对中点值进行收敛舍入的用例 judy / 周日, 27 四月 2025 - 17:22 本文包含一个设计示例,该示例使用 DSP58 将中点值收敛舍入到最近的偶数和奇数。 阅读更多 关于 利用 LSB 纠正技巧对中点值进行收敛舍入的用例登录或注册以发表评论
FPGA DSP:Vivado 中带有 DDS 的 FIR 滤波器 由 judy 提交于 周二, 18 二月 2025 - 09:45 本文使用 DDS 生成三个信号,并在 Vivado 中实现低通滤波器。低通滤波器将滤除相关信号。 阅读更多 关于 FPGA DSP:Vivado 中带有 DDS 的 FIR 滤波器登录或注册以发表评论
YunSDR通信小课堂(第12讲) judy / 周五, 10 一月 2025 - 15:10 从时域到频域的转换的简单描述如图3.14所示。离散傅里叶变换(DFT)通常以更有效的形式实现为快速傅里叶变换(FFT) 阅读更多 关于 YunSDR通信小课堂(第12讲)登录或注册以发表评论
YunSDR通信小课堂(第11讲) judy / 周四, 9 一月 2025 - 09:51 当信号被量化时,在ADC的每个采样时刻获得的幅度值被映射到一组离散的可能幅度电平中的一个。因此,在采样和量化过程的输出端 阅读更多 关于 YunSDR通信小课堂(第11讲)登录或注册以发表评论
YunSDR通信小课堂(第10讲) judy / 周二, 7 一月 2025 - 10:09 将模拟信号转换为数字等效信号时发生的两个过程分别是采样和量化。可以将采样视为将信号的时间轴转换为一组离散时刻 阅读更多 关于 YunSDR通信小课堂(第10讲)登录或注册以发表评论