以 Altera 可编程解决方案,驱动下一代 5G‑A 与 6G 宽带射频加速演进 judy / 周六, 28 二月 2026 - 10:04 Altera 通过让主流射频平台与其 FPGA 及 Open RAN 参考方案顺畅对接,助力通信服务提供商更快推进 5G-A 部署、提前验证 6G 架构原型,并拓展到卫星、机载连接等新兴非地面网络应用。 阅读更多 关于 以 Altera 可编程解决方案,驱动下一代 5G‑A 与 6G 宽带射频加速演进登录或注册以发表评论
第二代 AMD Kintex UltraScale+ FPGA 疾速性能,脱颖而出 judy / 周六, 28 二月 2026 - 09:34 第二代 Kintex UltraScale+ FPGA 采用先进连接技术,具有兼容更高带宽的全新存储器接口,同时内置增强的安全功能,可助力打造性能出色且稳定的强大平台 阅读更多 关于 第二代 AMD Kintex UltraScale+ FPGA 疾速性能,脱颖而出登录或注册以发表评论
如何在VHK158上使用PL DDR控制器 judy / 周五, 27 二月 2026 - 17:13 本文介绍在VHK158开发板上,如何使用Versal Soft Memory Controller,替代默认的NoC方案。 阅读更多 关于 如何在VHK158上使用PL DDR控制器登录或注册以发表评论
KRS(Kria Robotics Stack):Zynq / FPGA 机器人开发,迈向完整 ROS 2 系统的一步 由 judy 提交于 周五, 27 二月 2026 - 09:55 在这个示例项目中,使用 AMD Kria™ KV260 Vision AI Starter Kit 结合 TurtleBot3 Waffle 移动机器人平台 来构建一个真实可运行的 ROS 2 系统。 阅读更多 关于 KRS(Kria Robotics Stack):Zynq / FPGA 机器人开发,迈向完整 ROS 2 系统的一步登录或注册以发表评论
从算法到部署:Enclustra如何用DSP+FPGA/SoC专长,实现功耗与成本双优化? judy / 周五, 27 二月 2026 - 09:26 我们将与您深入探讨各类实现方案(滤波架构、数值格式等)及其权衡取舍,确保所有决策均有充分依据,避免项目后期出现遗憾。 阅读更多 关于 从算法到部署:Enclustra如何用DSP+FPGA/SoC专长,实现功耗与成本双优化?登录或注册以发表评论
别只盯着H100了:这家西雅图初创公司想用FPGA把AI推理成本打下来50倍 judy / 周四, 26 二月 2026 - 11:09 在硅谷,几乎每周都有新的AI芯片故事上演。但今天这家刚结束隐身期的公司,讲的故事有点“反直觉”。 阅读更多 关于 别只盯着H100了:这家西雅图初创公司想用FPGA把AI推理成本打下来50倍登录或注册以发表评论
YunSDR小课堂-时序同步(第80讲) judy / 周四, 26 二月 2026 - 11:00 针对发射机与接收机之间的符号时序不匹配,存在多种校正方法。然而,在本章节中我们将探讨三种数字。 阅读更多 关于 YunSDR小课堂-时序同步(第80讲)登录或注册以发表评论
智多晶DSP IP介绍 judy / 周四, 26 二月 2026 - 09:46 在现代异构计算架构中,FPGA的可编程逻辑阵列以其高度灵活性著称。但仅靠查找表(LUT)和触发器构成的标准逻辑单元处理复杂算法时 阅读更多 关于 智多晶DSP IP介绍登录或注册以发表评论
Chiplet 峰会重磅预测:为何它是 AI 芯片破局关键? judy / 周三, 25 二月 2026 - 15:48 本文结合九大核心理由、成本与良率数据、SRAM 缩放瓶颈及 AI 算力需求爆发背景,解析 Chiplet 如何成为破解先进工艺瓶颈、降低芯片成本、加速 AI 发展的关键力量 阅读更多 关于 Chiplet 峰会重磅预测:为何它是 AI 芯片破局关键?登录或注册以发表评论
AMD ( Xilinx ) 7 系列时钟缓冲器有哪些?怎么用? judy / 周三, 25 二月 2026 - 11:20 7系列FPGA中的时钟缓冲器分为全局时钟缓冲器(Global Clock Buffer)和区域时钟缓冲器(Regional Clock Buffer)。 阅读更多 关于 AMD ( Xilinx ) 7 系列时钟缓冲器有哪些?怎么用?登录或注册以发表评论